賽靈思推出內建SmartCORE IP全新解決方案
2013/03/19-孫昌華 All Programmable FPGA、SoC和3D IC的全球領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)宣布推出全新解決方案,以因應鎖定新一代更高智慧型(smarter)功能的網路和資料中心之ASIC和ASSP方案出現重大效能與系統需求落差的問題,而這個元件效能不敷應用的情況也日趨嚴重。
賽靈思取得相關的IP,並投入研發一系列內建SmartCORE IP的產品陣容,同時具備眾多專精於賽靈思的All Programmable FPGA、系統單晶片(SOC)和3D IC的應用設計專家和服務。
這些全新的解決方案專為針對LTE和LTE Advanced無線HetNet、400G和Nx100G OTN解決方案的設計業者而設,他們需要快速設計具差異化功能、發展智慧型的架構導向資料中心和軟體網路(Software Defined Networks;SDN),以及「多頻」(many-band)的自我優化網路(Self-organizing Networks;SON)提供高可用性、低延遲率、低振盪率和達到高服務品質(QoS)的要求。
賽靈思公司通訊事業部資深副總裁暨總經理Krishna Rangasayee表示:「採用ASIC和ASSP元件的OTN等應用以驚人速度減少,其原因可歸咎於設計成本高漲、元件需求不一,而且需要更高層級的智慧型功能和適用性。我們同時也在新一代的有線和無線網路與資料中心的市場中看到相同的趨勢廣泛地擴散,並從業界大廠的客戶了解到,他們不再需要『me too』的設備設計方案。」
縮減ASIC和ASSP效能落差的解決方法
很多ASIC和ASSP供應商正面臨以下難題:1. 無法符合新一代網路系統需結合智慧型功能、靈活性和適用性的需求;2. 難以因應多樣化且變化快速的各種網路和資料中心標準和應用需求;3. 無法讓客戶的「獨門秘方」有效地加入差異化功能。
以上種種挑戰,加上快速上升的設計成本和冗長的設計週期,普遍都讓客戶的解決方案有嚴重的效能落差問題。ASSP和ASIC會有無法及時上市以迎合OEM或營運商客戶需求的問題,不然就是以ASSP和ASIC設計的系統對很多不同需求的客戶提供過多功能,卻不能提供最佳化的目標應用需求的功能組合。
對客戶而言,這些功能組合無法讓他們的終端產品設計有差異化,因此都只是有限的功能。這個功能落差的問題,對使用ASIC和ASSP供應商方案的系統客戶屢見不鮮。
專為更智慧型系統(Smarter Systems)設計的SmartCORE IP設計模組
Xilinx SmartCORE IP與賽靈思採用ARM處理器核心的Zynq-7000 All Programmable SoC、FPGA和3D IC是最佳的組合,可為極廣泛的新一代網路和資料中心設計提供所需的技術基礎,其應用可包含各種資料中心安全裝置和最佳資源分配TOR(top-of-rack)交換器,甚至是效率極高的行動後端接取數據機和擁有更高智慧型功能的有線存取設備。
客戶和服務均可加入「獨門秘方」
客戶可藉由快速集成內建SmartCORE IP的高靈活性賽靈思All Programmable元件之獨特組合,加入含有各種更高層級的智慧型功能、可調式演算法和其他的客製化功能。這些具高度差異性的元素能夠透過可編程硬體和(或)ARM處理器核心的可編程軟體進行建置。賽靈思的應用設計工程師可在客戶早期的架構設計階段協助他們為設計進行最佳化,並為需要客製化IP或整套系統設計支援的客戶提供先進的設計服務。
過去2年多以來,賽靈思不斷精進和投入更高智慧功能解決方案之研發工作,並與走在技術前沿的客戶緊密合作。因此,賽靈思的相關產品和服務在眾多應用領域中已取代了超過200款的ASIC和ASSP應用設計方案。
DIGITIMES中文網 原文網址: 賽靈思推出內建SmartCORE IP全新解決方案 http://www.digitimes.com.tw/tw/dt/n/shwnws.asp?cnlid=13&cat=10&id=0000326216_YHW1KZUH2V2U1S5SH306F#ixzz2NwZrVg2X